论文首先介绍了电视的发展历史,说明了当前电视面临从模拟到数字的转变,从而得到更高的分辨率和抗噪声信能,另外对目前的数字电视分类做了说明。同时,对SOC技术做了简单的介绍,以此引出技术的发展已经提供了将信源解码集成到一块芯片的可能。电路的设计目的是使用尽可能少的资源(对应芯片面积和片外期间)实现整个系统对多时钟的需求。论文随后根据设计目的对系统架进行了详细的设计,引入一些关键电路模块:DPLL、DDRCLOCK、Dlglta1Fracti。na1Divider,并对这些电路实现的功能做了说明。接着论文对每个子电路都进行了详细的基本工作原理的叙述,并结合着仿真对所设计的电路的功能,性能做了仔细的论证。其中对部分模块做了误差分析与