本论文主要讨论了基于51单片机的数字钟设计。通过对数字钟的功能需求进行分析,结合51单片机的特点,设计了一种高效可靠的数字钟系统。论文详细介绍了数字钟系统的硬件设计和软件设计,包括时钟电路、显示模块、
数电课程设计 数字钟 ewb仿真 数电课程设计 EWB仿真 除正常显示电子表外,还有有闹钟,整点报时等功能
利用QuartusII与FPGA,制作数字钟。数字钟由分频模块,计数模块、显示模块、报时模块等几部分构成,数字钟的时、分、秒由一个24进制计数器(00-23),两个60进制计数器(00-59)级联构成
基于ewb版的简易数字钟设计,基本数字钟,闹钟,整点报时,秒表,校准,星期,功能切换
VHDL编程--数字钟 很好很实用的 对于初学者是个很好的例子
LED digital clock with rotating clock
报告,电路图,原设计全都有的数字钟,多功能数字钟、、、、、
此程序事数字系统设计课程中的数字钟设计代码
实现多功能电子表显示含代码电路图及protues仿真结果
电子电工综合实验_多功能数字钟设计要求数字计时器逻辑框图各元件引脚布局图及逻辑功能