数字逻辑 课程设计 VHDL 多功能数字钟(1)
数字逻辑课程设计VHDL多功能数字钟这个数字钟是我根据我老师的设计自己改编的,内部结构变化挺大的,功能也比较全。1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。2、设计精度要求为1秒。(一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。(二)校时:在计时显示状态下,k=1,进入“小时”校准状态,之后按下“k=1”则进入“分”校准状态,继续按下“k=1”则进入“调秒”状态,第三次按下“k键”又恢复到正常计时显示状态。(1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管闪烁,并以1HZ的频率递增计数。(2)“分”校准状态:在“分”校准状态下,显示“分”的数码管闪烁,并以1HZ的频率递
用户评论
推荐下载
-
数字逻辑钟的课程设计
详细的介绍了数字电路逻辑钟的各个组成部分,本资源为数字电路课程设计任务。
21 2019-03-06 -
多功能数字钟设计电子技术
关于电子技术部分的一个事例应用,具有很鲜明的个人思想和,将电子技术的理论运用到实际中去
11 2020-04-16 -
基于QuartusII的多功能数字钟设计
基于QuartusII的多功能数字钟设计
37 2018-12-07 -
基于VerilogHDL设计的多功能数字钟
Verilog 语言描写的数字时钟 多功能
29 2019-01-14 -
多功能数字钟Verilog设计程序
多功能数字钟Verilog HDL语言设计程序以及该程序语言的注释
28 2019-01-23 -
多功能电子数字钟的设计报告
数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置24小时计数器,应由模为60的秒计数器和分计数器及模为24的时计数器组成,秒、分、时
34 2019-03-08 -
多功能数字钟的设计与实现
多功能数字钟的设计与实现一、实验目的 1.掌握数字钟的设计原理。 2.用微机实验平台实现数字钟。 3.分析比较微机实现的数字钟和其他方法实现的数字钟。二、实验内容与要求 使用微机实验平台实现数字钟。1
19 2019-03-02 -
实验箱中多功能数字钟设计
要求:数字钟,显示小时、分钟、秒钟、厘秒,并可由键盘进行控制,包括定时、复位、闹钟、秒表计时等功能。
29 2018-12-21 -
多功能数字钟的制作和设计
随着人类科技文明的发展,人们对于时钟的要求在不断地提高。时钟已不仅仅被看成一种用来显示时间的工具,在很多实际应用中它还需要能够...
22 2019-05-22 -
多功能数字钟的设计与制作
数字电子技术课程设计 具有校时功能的多功能数字钟 两种设计方案对比分析选择出更好的方案 并采用Proteus仿真
19 2019-04-08
暂无评论