数字频率计是电子测试、自动化控制等设备中不可或缺的重要模块。本文给出了一种较小规模CPLD(XilinxXC951441和单片机(AT89C51)相结合的高性能数字频率计设计方案,其以直接测频法为基础
本文详细介绍了DDS技术在高速高精度宽带频率合成器中的应用,包括DDS技术的基本原理、设计方法以及实现流程,同时还介绍了该系统的性能指标和应用领域。DDS技术作为一种新兴的频率合成技术,在通信、导航、
基于FPGA技术的高精度频率计的设计和实现方法。首先,对频率计的原理进行了分析,并详细介绍了设计思路和实施步骤。然后,给出了具体的硬件和软件设计方案,并进行了实验验证。最后,对设计结果进行了分析和讨论
本设计利用Quartus II软件平台,实现了一款等精度数字频率计,满足电子信息工程专业课程设计的需求。设计着重考虑了高精度与可靠性,适合在相关专业领域中作为学习与应用的工具。
Measuring frequency measurement phase can only measure square wave
采用频率准确的高频信号作为标准频率信号,保证测量的闸门时间为被测时间的整数倍,并在闸门时间内同时对标准信号脉冲和被测信号脉冲进行计数,实现整个频率测量范围内的测量精度相等,当标准信号频率很高,闸门时间
51 single-chip microcomputer, etc. Accuracy measurement frequency LCD display C program
本文提出一种具有外科手术式精度的设计方法,感性趣的朋友可以看看。
由于计算机运算是有模运算,数据范围的表示有一定限制,如整型int(C++中int 与long相同)表达范围是(-2^31~2^31-1),unsigned long(无符号整数)是(0~2^32-1)
支持(无限)高精度加、减、乘、除、模、大于、小于、大于等于、小于等于、位移、等于、不等于、++、--,cin>>,cout