数字频率计的设计数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,是电子系统的心脏,是决定电子系统性能的关键设备,随着现代通信、卫星、雷达和电子对抗等系统的发展对数字频率计提出
此文档为.kdh文件,如果不能打开要先在百度里下载.kdh浏览器。 这是一篇硕士毕业论文
数字低频频率计设计 设计内容及要求: 要求设计一个简易的数字频率计,其信号是给定的脉冲信号,是比较稳定的。 1. 测量信号:方波 ; 2. 测量频率范围: 1Hz~9999Hz ; 3. 显示方式:
简易数字频率计,可供学生下载使用,简易数字频率计题解PPT
数字频率计设计实验报告,内容详尽,经过multisim实验验证,可靠性好,显示万位以内的频率
本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具
基于VHDL的数字频率计设计(不是本人的,在一期刊摘录)
本文详细介绍了基于FPGA的数字频率计代码设计方案,包括硬件设计与软件算法实现,逐步解析了代码实现原理和优化技巧,对相关工程师和爱好者具有一定的参考价值。
基于CPLD的数字频率计,可以测量精度比较高的信号频率
在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,
用户评论