锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-LockedLoop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的
《锁相环设计、仿真与应用》配套的锁相环仿真软件,与这本书配套使用,是设计锁相环的必备利器
三个PPT介绍了锁相环技术,入门资料很不错,集成锁相环,锁相环路的应用, 数字锁相环
用labview做的锁相环仿真,信源信道到接受都有了,性能不是太好,参数可以自己改
Phase-locked loop matlab
dpll设计代码及基本原理,深入理解锁相环的工作原理,并提供代码
针对实际中锁相环设计复杂性,提出了采用MATLAB 仿真工具箱SIMULINK 对锁相环进行建模和仿真的方法, 优化设计方案。为验证、分析与锁相环跟踪锁定速率相关的因素,借助了 SIMULINK 软件
锁相环涉及、仿真与应用,作者RolandE.Best自己编写的锁相环参数设计软件,可以设计高阶锁相环,用起来方便...
数字锁相环设计源程序, PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿
详细介绍了锁相环的结构和设计方法
用户评论