基于CPLD的64位乘法运算器的设计.pdf
提出了一种由64位加法器构成的以时序逻辑方式设计的64位宽位乘法器,此乘法器比纯组合逻辑构成的乘法占用硬件资源少,结构简单,基于VHDL语音模块化的设计,有利于器件的升级与位数扩充具有一定的实用价值。
用户评论
推荐下载
-
运算器部件实验程序
使用FD-CES实验箱、PLD实验板实现简单的运算器模块,包括寄存器,运算器ALU、数据输入(开关)和数据输出(LED)通道。
17 2019-07-07 -
运算器ALU74181
用PROTUES仿真做的,用到了两片74181,手动输入数据,可进行算术运算与逻辑运算
40 2019-07-08 -
Proteus仿真运算器实验
Proteus 仿真运算器,验证74LS181的功能,使用了总线结构,实现8位运算,打开直接可运行。
24 2020-07-25 -
运算器wpf版本.zip
使用3个窗口嵌套,可以切换页面不影响彼此的变量字典,实现了常见函数运算,弹出变量尺在变量区,可以滑动变量尺同时改变多个表达式值
12 2020-08-14 -
模电集成运算器
模拟电子技术集成运算器的应用,努力吧,加油吧各位
4 2021-04-18 -
易语言运算器源码
易语言运算器源码,运算器
12 2020-07-27 -
运算器部件实验移位器
计算机组原理的实验6.4运算器部件实验中的移位器
34 2019-07-07 -
cpu的运算器设计原理图及功能仿真
利用quartur2模拟计算机简单系统中的运算器部分,包括原理图和功能仿真
11 2020-05-25 -
MIPS运算器设计原码的实现方法及优化技巧
在设计MIPS运算器时,可以考虑以下几个方面的优化技巧。首先,可以使用流水线技术来提高运算器的效率,将运算任务划分成多个阶段,同时进行,从而减少运算时间。其次,可以采用并行计算技术,将多个运算任务同时
7 2023-07-07 -
头歌(HUST)运算器设计实验源码的实际应用
头歌(华中科技大学)运算器设计实验源码不仅仅是一项在计算机科学课程中的实践任务,更是一个具有实际应用价值的项目。这项实验的源码可以被广泛用于各种计算机体系结构相关的研究和开发工作中。通过深入研究和理解
64 2023-12-04
暂无评论