数字电路课程设计之BCD加法器设计.doc
使用Verilog语言实现4bit*4bit8421BCD码加法器设计,并使用Quartes编写程序,使用modelsin进行仿真验证设计
用户评论
推荐下载
-
数字电路课程设计数字钟电路设计
计时功能要求准确计时,以数字形式显示时、分、秒的时间。小时的计时要求为“12翻1”,分和秒的计时要求为60进位。 校时功能当数字钟接通电源或者计时出现误差时,需要校正时间(简称校时)。校时是数
25 2020-02-29 -
数字电路课程设计报告第13组.doc
抢答器同时能够提供8个代表队比赛,分别用8个按钮A0-A7表示,及主持人开关S1具有清零功能,具有锁存功能,并且有倒计时的功能,抢答和倒计时显示通过译码器译码由数码管实现。利用74LS系列的芯片来实现
16 2020-06-08 -
数字电路课程设计八路彩灯.doc
数字电路课程设计的报告,多路彩灯,包含原理、设计过程、电路图
9 2020-07-17 -
数字电路课程设计数字频率
这是我的一个同学的数字频率的课程设计,传上来与大家分享。
5 2021-01-15 -
数字电路课程设计数字钟.
数字电路课程设计:数字钟.
25 2019-09-25 -
数字电子钟数字电路课程设计
这是一个数字电路的课程设计,课题是数字电子钟,希望能帮到大家。
19 2019-09-21 -
数字抢答器数字电路课程设计
抢答器是(数字电路)时序逻辑部分知识的实际应用。在了解各种SSI,MSI器件逻辑功能的基础上,针对任务要求,进行抽象和模块设计。 抢答器电路由抢答控制部分,计数控制部分,显示电路部分与主持信号部分四大
40 2019-02-16 -
数字电路数字钟课程设计
数字逻辑电路,数字钟课程设计,包括设计目的调试过程及体会等
25 2019-03-03 -
数字电路课程设计数字钟
关于数字逻辑电路课设的数字钟电路图,完整电路及部分电路
16 2019-05-28 -
数字电路计分器电路的课程设计
方案设有“运算选择”(A)、“计数(加1或减1)”(B)、复位/清零(C)和保持键(D)四个按键开关。计分器采用十进制计数,并且可以显示两位即个位和十位两位有效数字;电路应该有清零功能和手控加减选择
19 2020-06-08
暂无评论