计算机组成原理实验.rar
一.实验目的
1. 理解算术逻辑单元ALU的工作原理。
2. 掌握算术逻辑单元ALU的设计方法。
3. 验证32位算术逻辑单元ALU的加、减、与、移位功能。
4. 按给定数据,完成几种指定的算术和逻辑运算。
二.实验内容
算术逻辑单元ALU的设计如图1-1所示。其中运算器addsub32能实现32位的加减运算。参加运算的两个32位数据分别为A[31..0]和B[31..0],运算模式由aluc[3..0]的16种组合决定,而aluc[3..0]的值由4位2进制计数器LPM_COUNTER产生,计数时钟是Sclk(图1-1);r[31..0]为输出结果,Z为运算后的零标志位。
ALU的运算功能
文件列表
实验.rar
(预估有个10文件)
实验
实验二存储器设计.docx
197KB
实验三指导.pdf
423KB
实验二存储器.docx
168KB
实验三 多周期 MIPS CPU 的控制部件实验.docx
363KB
实验四多周期 CPU 与存储器实验.docx
14KB
实验二ram.docx
124KB
实验安排(成洁.ppt
771KB
计算机组成原理实验3、4.ppt
808KB
多周期cpu与存储器实验.pdf
409KB
暂无评论