湖南大学数电逻辑CPU设计(16+2功能全实现可下载到学习板)源码
满分源码(16+2个功能全实现) 设计报告 一、 设计目的 完整、连贯地运用《数字逻辑》所学到的知识,熟练掌握 EDA 工具基本使用方法,为 学习好后续《计算机原理》课程做铺垫。 二、 设计内容 (一) 按照给定的数据通路、数据格式和指令系统,使用EDA工具设计一台用硬连线逻辑控制的简易计算机; (二) 要求灵活运用各方面知识,使得所设计的计算机具有较佳的性能; (三) 对所设计计算机的性能指标进行分析,整理出设计报告。
文件列表
湖南大学数电逻辑CPU设计(16+2功能全实现,可下载到学习板)源码
(预估有个171文件)
RAMpart.bsf
4KB
CPU_global_asgn_op.abo
403KB
CPU.cmp.bpm
760B
CPU.map.bpm
721B
CPU.bdf
27KB
Funcpart.bsf
5KB
Decoderpart.bdf
20KB
regGroup.vhd.bak
1KB
Console.bsf
7KB
Decoderpart.bsf
6KB
暂无评论