暂无评论
基于FPGA的高精度频率计设计的毕业论文,其中包括了完整的格式要求和设计说明书,还有参考文献,请注意修改。
数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。它的基本测量原理是,首先让被测信号与标准信号一起通过一个闸门,然后用计数器计数信号脉冲的个数,把标准时间内的计数的结果,用锁存器锁
基于FPGA等精度测频算法实现的高精度频率计,本人亲测通过,控制为51单片机。
PLD数字显示频率计的设计1
基于EDA技术的新型频率计设计维普资讯http://www.cqvip.com70能源技术与管理2005年第3期基子EDA技术的新型频率计设计殷铄(北京理_T-大学光电_T-程系,北京100083)
介绍等精度测量原理 及实现具体模块 引脚信号介绍 verilog语言编写
简易频率计的设计仿真与制作
基于MSP430的频率计设计,思路清晰,想法独特,值得参考
基于msp430g2553的频率计设计。
一:实验任务 基本要求: 1 用P1或P3口,产生一方波信号,频率为1000Hz,用LCD显示频率和周期 2 将输出信号输入到另一端口作频率计的信号输入端,测量此方波信号的频率、周期和脉宽,在另一LC
暂无评论