使用vrilog语言通过quartues编译百秒内倒计时电路
FPGA 器件属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,能够有效的解决原有的器件门电路数较少的问题。FPGA 的基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块RAM,布线资源,内嵌专用硬核,底层内嵌功能单元。由于FPGA具有布线资源丰富,可重复编程和集成度高,投资较低的特点,在数字电路设计领域得到了广泛的应用。FPGA的设计流程包括算法设计、代码仿真以及设计、板机调试,设计者以及实际需求建立算法架构,利用EDA建立设计方案或HD编写设计代码,通过代码仿真保证设计方案符合实际要求,最后进行板级调试,利用配置电路将相关文件下载至FPGA芯片中,验证实际运行效
文件列表
工程文件.zip
(预估有个25文件)
工程文件
使用说明.txt
31B
code
RGB_led.v.bak
923B
clk_divided.v
1005B
Work.v
2KB
RGB_led.v
947B
clk_divided.v.bak
38B
Work_nativelink_simulation.rpt
976B
key_react.v
2KB
暂无评论