用于Xilinx 7系列、ZynqTM-7000可扩展处理器平台、Virtex-6、Spartan-6 FPGA和CoolRunner-II CPLD的Maxim参考设计