RZI码编码器设计与实现.rar
RZI码编码器设计与实现以COP2000实验仪和FPGA实验板为硬件平台,采用Xilinx foundation f3.1设计工具和COP2000仿真软件,设计实现3/16RZI码编码器,将输入的的数字序列变成3/16RZI码输出,总电路图有D触发器及其一些逻辑门电路组成,整体有两级的芯片组成,逻辑门电路和触发器等逻辑部件组成的电路将给定的输入数字序列按3/16RZI码输出的电路。3/16RZI码是输入的二进制数为一时全部为高,输入二进制数为零时有3/16为高,其余全部为低。
文件列表
RZI码编码器设计与实现.rar
(预估有个35文件)
RZI码编码器设计与实现.doc
661KB
工程
zcz
zhao.ucf
11KB
netlist.log
542B
chuan.sch
10KB
zhao.prj
1KB
chuan.alb
141B
zhao.BSC
614B
ErrLog.log
588B
暂无评论