暂无评论
利用Systemverilog+UVM搭建SOC及ASIC的RTL验证环境
第一部分 快速原型与制造(RPM) 1.背景及历史 2.思想及原理 3.特点及技术方法 第二部分 快速原型制造技术 1.光固化(SLA) 2.选择性激光烧结(SLS) 3.熔融沉积成型工艺(FDM)
原型验证过程中的ASIC到FPGA的代码转换
利用Xilinx的FPGA设计了一个FPGA原型验证平台,用于无源高频电子标签芯片的功能验证。主要描述了验证平台的硬件设计,解决了由分立元件实现模拟射频前端电路时存在的问题,提出了FPGA器件选型原则
随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案
传统的软硬件设计方法已无法满足SoC快速验证的应用需求。针对此现状,阐述了虚拟平台与硬件平台相结合的混合原型验证技术,主要介绍了UART IP混合验证方案,分析了UART IP核协议、功能模块设计以及
本文主要讨论了如何通过编写少量脚本和修改DUT验证环境达到这一目的。
基于常识计算技术的歌曲推荐软件原型,杜昌,,本文介绍了人工智能领域的常识计算技术和麻省理工学院的OpenMindCommonSense项目。基于常识计算工具ConceptNet,设计了歌曲推荐软件原型
关于 虚拟原型技术及控制工程中的虚拟原型机 的论文,有一定的价值
本文讨论电子系统级(ESL)设计和验证方法学在系统级芯片(SoC)设计中的应用。ESL设计是能够让SoC设计工程师以紧密耦合方式开发、优化和验证复杂系统架构和嵌入式软件的一套方法学,它还提供下游寄存器
暂无评论