暂无评论
本文鉴于数字锁相环在实际应用中对信号频率的准确度和稳定度有较为严格的要求,设计一种应用于数字锁相环的数控振荡器(NCO,Number Controlled Oscillator)。基于直接数字频率合成
用最简单,最精简的语言告诉你实现FPGA负反馈的净化。不讲高深理论,直接讲怎么实现
用FPGA实现数字锁相环.7z
基于DQ变换的新型锁相技术,对采用DQ变换格式的锁相技术进行了详细的说明
EDAPLD论文基于TRAC器件的锁相环设计研究摘要:以TRAC020LH完全可重配置模拟器件和TRAC开发软件为基础,设计模拟锁相环;给出仿真结果和利用PIC单片机对器件进行配置的应用电路。该锁相环
基于matlab的锁相环程序及仿真,通过锁相环的仿真能更好的帮助人们理解锁相环的原理,从而进一步的对锁相环的优化产生兴趣
介绍了基于systemview的锁相环仿真发方法 给出了仿真图及仿真结果 特上传于大家分享
在multisim中未集成pll的仿真模块,本文提供了在multisim中模拟pll的方法
1 引 言 锁相技术在信号处理、调制解调、时钟同步、倍频、频率综合等领域都得到了广泛的应用。目前锁相技术的实现主要有模拟锁相环(APLL)、全数字锁相环(DPLL)、模拟数字混合锁相环与延迟锁相环(D
摘要:本文针对传统锁相环所存在的锁相范围窄、环路带宽和控制参数固定、以及提高锁相速度与减小稳态误差相互制约等问题,提出了一种新型带宽自适应全数字锁相环的设计方案。该设计方案中的系统采用比例积分控制与自
暂无评论