DDS的原理框图介绍及其在FPGA中的实现,在追求更复杂的相位连续调制技术时,使用模拟电路对输出波形的控制变得越来越困难。在这些设计中,使用非线性数字设计消除了对产量和温度进行电路板调整的需要。满足这些目标的数字设计是Direct Digital Synthesizer DDS。 DDS系统只需获取恒定的参考时钟输入,并将其除以指定的输出频率即可,该输出频率以参考时钟频率进行数字化或采样。这种频率控制形式使DDS系统成为需要精确扫频的系统的理想选择,例如雷达chirps信号或快速跳频器。通过控制从数字输入字得出的频率输出,DDS系统可用作PLL,从而允许连续不断地精确改变频率。如下所示,DDS