暂无评论
没有人否信ADSL(非对称数字用户线)是目前使用宽带接入中发展最快速的一种技术。面对7百万芯片集装机量和预其2001年8倍产量,能否设计出一种快速集成的芯片集对当前SoC(systemonachip)
CAN总线收发器芯片TJA1050T数据手册。TJA1050是控制器区域网络(CAN)协议控制器和物理总线之间的接口,是一种标准的高速CAN收发器。TJA1050可以为总线提供差动发送性能,为CAN控
片上系统设计Systemonchip这个讲的还是很详细的,希望对下载这个资源的朋友有益
SystemC片上系统设计书籍,很不错的一本参考书籍,
本文采用中芯国际(SMIC)O.25“m cMOS工艺来设计符合I阻E 802.1lb 标准规定的2.4GHz无线局域网芯片中可变增益放大器和直流失调补偿电路。收 发器采用零中频(Zero—I
JavaMail是一个开源的Java API,它为Java程序员提供了发送、接收和管理电子邮件的功能。这个基于JavaMail的邮件收发系统是开发者利用JavaMail API创建的一个应用程序,可以
本文介绍了SDRAM控制器IP核的设计、电路的功能仿真、综合以及验证等过程,其中重点讨论了该控制器的接口设计以实现SoC的集成。性能分析表明该控制器设计合理、性能优异。结果证明了该IP在功能和时序上符
高速收发器(SERDES)的运用范围十分广泛, 包括通讯、计算机、工业和储存,以及必须在芯片与芯片/模块之间、或在背板/电缆上传输大量数据的系统。但普通高速收发器的并行总线设计已无法满足现在的要求。将
为了延长PROFIBUS-DP总线的传输距离、增加总线上的负载数目和提高通讯的稳定性,文中给出了一种基于FPGA的PROFIBUS-DP总线光电收发器模块来实现信号在RS-485双绞线与光纤两种介质之
随着人们对网络通信技术的要求不断提高,大容量、远距离的数据传输应用越来越广。在高速数字通信系统中,为节省硬件开销一般采用串行方式传输数据,在接收端将高速信号重新恢复成原来的多路低速信号的过程称为“解复
暂无评论