基于FPGA的数字钟的设计Digital Clock
数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种。本课程设计采用了Altera公司型号EP2C5Q208C8的FPGA,这是我自己买的黑金动力的一款FPGA开发板,使用QuartusII 11.1程序、综合、管脚锁定、下载文件到硬件平台,使用ModelSim-Altera 10.0c (Quartus II 11.1) Starter Edition进行仿真,最终实现数字钟。
用户评论
推荐下载
-
EDA设计基于VHDL的多功能数字钟
EDA课程设计,VHDL硬件描述语言,数字钟,多功能,正数,倒数,单键置数等
43 2019-12-30 -
基于51单片机的数字钟设计
基于 51单片机 的 数字钟设计
30 2018-12-21 -
基于NIOSII处理器的数字钟设计
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试通过,欢迎大家下载。
23 2019-05-15 -
基于Verilog HDL设计的多功能数字钟
基于Verilog HDL设计的多功能数字钟
25 2019-06-04 -
基于Multisim系统的数字钟课程设计
基本要求:1.设计一个有“时”、“分”、“秒”(23小时59分59秒)显示且有校时功能的电子钟。2.用中小规模集成电路组成电子钟,并在Multisim中进行组装、调试。3.画出框图和逻辑电路图,写出设
36 2019-05-13 -
基于EDA技术的数字钟设计与实现
摘要:为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于EDA技术的设计方法,提出一种采用P
5 2020-10-28 -
基于单片机的数字钟设计报告
基于单片机的数字钟 内容提要........................................................................ 2 正文.........
19 2020-09-17 -
基于单片机的数字钟设计C
本设计主要分为硬件电路设计和软件实现两大部分。硬件电路设计采用模块设计:中央处理电路、时钟电路、温度测量电路、电压与电网频率测量电路、V/F转换电路、音乐闹钟电路、遥控止闹电路、键盘电路和液晶显示电路
39 2019-01-11 -
基于AT89C51的数字钟设计
晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定
37 2019-01-22 -
基于单片机的LCD数字钟设计
这篇文章将介绍一个基于单片机的LCD数字钟设计,具有内部定时器计时、LCD1602液晶模块显示时分秒、独立按键调整时间/调节闹钟和闹铃功能的特点。包含protues仿真文件、程序源代码、按键说明、原理
4 2023-04-21
暂无评论