本设计可以创建一个两倍于FPGA时钟频率的脉冲信号。