基于FPGA的多功能频率计的设计与实现
文中在FPGA芯片中嵌入MC8051 IP Core,作为控制核心,利用Verilog HDL语言进行编程,设计了以MC8051 IPCore为核心的控制模块、计数模块、锁存模块和LCD显示模块等模块电路,采用等精度测量法,实现了频率的自动测量,测量范围为0.1 Hz~50 MHz,测量误差小于0.01%。
用户评论
推荐下载
-
nois频率计设计
noisII 频率计设计,NOISII 建立的体系架构
16 2020-08-09 -
基于Verilog的频率计的程序
这是基于VerilogFPGA编写的频率计的程序代码,能直接在ISE软件中打开。
24 2019-07-06 -
测量频率及占空比的频率计设计
(1)基本要求: a.被测信号的频率范围为1~20kHz,用4位数码管显示数据。 b.测量结果直接用十进制数值显示。 c.被测信号可以是正弦波、三角波、方波,幅值1~3V不等。 d.具有超量程警告(可
74 2018-12-31 -
我的频率计
基于FPGA verilog语言的数字频率计,可以测试1hz——10mhz的,没有接上显示部分,自己可以测试下
14 2020-08-09 -
基于fpga的频率计程序设计与仿真
频率计程序设计与仿真fpga源代码原理图仿真
13 2020-05-25 -
基于AVR单片机输入捕捉功能的频率计设计
基本要求: 1、 利用按键控制处理器ATmega128的定时器产生各种频率的信号。 2、 将产生的信号作为ATmega128定时器/计数器的外部信号输入端,来测量该 信号的频率、周期以及脉宽等参数,并
49 2019-04-06 -
多功能计数器基于单片机的宽带高精度频率计设计.pdf
多功能计数器\基于单片机的宽带高精度频率计设计.pdf
15 2019-06-05 -
FPGA实现的数字频率计设计及其高精度应用
基于FPGA的数字频率计的设计原理和实现方法,并重点讨论了其在高精度频率计中的应用。详细介绍了设计过程中的关键技术和算法,并给出了实验结果和性能评估。通过本文的研究,可以为更高精度频率计的设计和应用提
53 2023-10-23 -
基于FPGA的8位数字频率计设计VHDL
基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
93 2019-12-26 -
基于fpga的6位十进制频率计的毕业设计
内涵word和ppt
9 2022-12-26
暂无评论