FPGA内全数字延时锁相环的设计.pdf
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片.现在,FPGA已广泛地应用于通信,消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下. 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素.目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计.虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,
用户评论
推荐下载
-
常用的锁相环电路.pdf
常用的锁相环电路.pdf
8 2021-01-22 -
CMOS锁相环电路.pdf
CMOS锁相环电路西安微电子技术研究所着重讨论系统的稳定性收敛速度与稳态误差
18 2019-09-15 -
锁相环的介绍
在fpga中pll,锁相环的结构和功能详细介绍,希望对大家有帮助!!
29 2019-05-06 -
labview锁相环
用labview做的锁相环仿真,信源信道到接受都有了,性能不是太好,参数可以自己改
52 2019-01-23 -
锁相环程序
mc9sxs128的锁相环程序,锁定在32m
44 2019-02-28 -
锁相环原理
锁相环原理与应用,倍频设计结合计数器的设计。
26 2019-03-04 -
锁相环仿真
这是一个锁相环仿真的simulink模型,上传提供给需要仿真PLL的人做参考
23 2019-04-01 -
锁相环matlab
Phase-locked loop matlab
55 2019-06-25 -
单相锁相环
singlephasevoltagePLL,simulinksimulationmodel
22 2019-07-10 -
锁相环介绍
该文档是关于飞思卡尔芯片(S12XS128)中锁相环的具体介绍,包含锁相环的定义,如何设定等等,有助于学习者得学习。
20 2019-05-06
暂无评论