基于MicroBlaze的AXI总线实时时钟IP核设计
应用MicroBlaze软核作为CPU的硬件平台,在此平台上设计了基于AXI总线的通用实时时钟IP核。给出了创建IP核的过程和导入IP核的方法。介绍了实时时钟的IP核结构,给出了IP核的结构框图。介绍了实时时钟的原理,给出了实时时钟各个模块的核心代码。
用户评论
推荐下载
-
硬件设计之实时时钟设计报告书
时候时钟设计,根据提供的硬件电路板来完成。 按1时显示日期,按2显示时间。
32 2019-01-22 -
AXI_Quad_spi的Ip核使用.docx
介绍AXI_Quad_spi的Ip核的建立及使用方法,以及对IP核的配置说明
84 2019-08-02 -
基于89C52单片机实时时钟设计
本设计是以89C52为控制核心,通过外围的不同模块可以让用户进行单片机的各种实验或者项目的开发。本开发板主要设计实时时钟电路,开发板主要由以下几个部分组成:MCU控制器、显示、DS1302。其中MCU
37 2019-01-07 -
基于单片机的实时时钟的设计1602液晶显示
这是一个基于单片机的实时时钟设计Proteus仿真1602液晶显示date:2010-06-07time:18:34:45
28 2019-09-18 -
基于单片机的实时时钟的设计C语言汉字显示
基于单片机的实时时钟的设计 Proteus仿真原理图 keil源文件 C语言源程序 显示与平时常见的完全一样: 2010年06月14日 15:34:35 星期一
38 2019-01-02 -
基于Microblaze软核的嵌入式系统设计
结合实际项目的开发经验,详细讲解了基于Xilinx Microblaze软核开发的整个流程,包括硬件平台搭建、软件平台开发、嵌入式操作系统的加载以及用非易失性存储设备对FPGA进行上电配置等内容。利用
17 2020-10-27 -
基于MicroBlaze软核的FPGA片上系统设计
基于MicroBlaze软核的FPGA片上系统设计
12 2020-12-13 -
Avalon总线IP核的定制
关于FPGAAvalon总线IP核的定制。
26 2019-06-04 -
基于AXI4Stream总线的SGDMA设计
基于AXI4-Stream总线的SGDMA设计,给出了相关框架和大体结构。
29 2019-09-04 -
基于Microblaze软核FSL总线的门光子计数器设计与实现图
门光子计数器是量子光学实验中单光子探测常用的数据采集设备,用于收集单光子探测器探测到的单个光子信号。由于不同的场合需要用到不同的计数模式,商用的计数器往往难以满足具体的需求,或者造成采集效率低下。系统
9 2020-10-28
暂无评论