基于Wishbone总线的UART IP核的设计
随着集成电路与嵌入式技术的发展与广泛应用,许多嵌入式系统都需要进行串行通信,因此在片上嵌入式系统芯片中集成uART(通用异步接发装置)的IP核已成为一种趋势。在基于IP核复用技术的集成电路设计中,片上总线的选取是最为关键的问题。目前,许多厂商已经开发了适用于各自片上总线标准的UARTIP核,例如基于AMBA总线的UARTIP核、基于CoreCONnect总线的UARTIP核等。如果用户要使用这些商业化的UART核,则需要得到授权。因此从成本、性能、开放性的角度来看,采用开源、易于实现的Wishbone总线标准设计出的UARTIP核将会拥有广泛的市场。1UARTIP核的设计原理1.1UART工作
用户评论
推荐下载
-
基于NIOS II的VGA控制器IP核的设计
针对LCD控制器IP核只能显示数字和英文字母的问题,提出了一种基于NIOSⅡ的VGA控制器IP核的设计方法,给出了VGA工作原理,介绍了VGA控制器的设计,详细阐述了VGA控制器IP核的设计,即将设计
17 2020-07-17 -
基于FPGA的AD控制器定制IP核的设计
此设计详细说明了定制IP内核AD9280控制器的开发过程基于FPGA。 本设计以FPGA为微控制器的核心,实现了AD的功能控制器采用硬件描述语言,Verilog HDL,并将其封装到SOPC Buil
8 2021-04-18 -
嵌入式系统ARM技术中的基于WISHBONE总线的FLASH闪存接口设计图
摘 要 : 本文简要介绍了AMD公司Am29LV160D芯片的特点,并对WISHBONE总线作了简单的介绍,详细说明了FLASH memory 与WISHBONE 总线的硬件接口设计及部分Verilo
8 2020-12-13 -
FSL总线IP核及其在MicoBlaze系统中的应用
FSL总线IP核及其在MicoBlaze系统中的应用
39 2019-05-31 -
vivado的IP核
vivado的ip核,这个是74ls00,其余ip核在资源里更新。
111 2019-03-18 -
HDMI的IP核
HDMI IP core
35 2019-06-25 -
基于quartus的FPGA的IP核RAM的设计和调用.zip
基于quartus的FPGA的IP核RAM的设计和调用。文件夹内有prj,rtl,ipcore,testbench几个主要的文件夹。
19 2019-07-08 -
基于Q Coder算术编码器的IP核设计
本文提出的一种实现算术编码的集成电路IP核,经过仿真和FPGA验证,能够符合JPEG2000标准,仿真结果表明,在相同的条件下,该IP核编码所需时间仅约为软件编码所需时间的40%,从而大大提高了算术编
5 2020-09-20 -
基于Q Coder算术编码器IP核的设计
基于Q-Coder算术编码器的IP核设计[图],1概述JPEG2000[1,2]是新的静止图像压缩标准,它具有的多种特性使得它有着广泛的应用前景。
5 2020-10-28 -
基于IP核的数选式浮点矩阵相乘设计
本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实
14 2020-10-28
暂无评论