基于FPGA的雷达中/视频数据采集与回放系统设计

上岛上咖啡 12 0 PDF 2020-10-27 12:10:18

设计了一种基于FPGA的雷达中/视频数据采集与回放系统。系统以FPGA为数据采集和传输控制的芯片,通过USB2.O接口实现与计算机的通信,并运用虚拟技术,采用VisualC++语言设计系统的计算机实时显示界面。设计中运用硬件描述语言对FPGA进行编程,在完成对输入信号的采集和记录的同时,实现了对输入信号的防抖动、过零检测、等精度测频及电压最值、峰峰值和平均值的测量。该系统被封装于一个小型的屏蔽盒内,非常便于携带,可方便应用于外场雷达的数据采集。

用户评论
请输入评论内容
评分:
暂无评论