在反辐射导引头接收电路设计中,针对后端信号处理数据量巨大以及模拟前端和数字后端之间连线复杂等问题,提出了一种基于数字下变频(DDC)模块和JESD204B高速串行接口的导引头接收方案。该方案采用模块化设计思想,在导引头模拟前端预先完成多基带信号的数字下变频,降低后端信号处理数据量。采用新一代高速串行JESD204B接口作为模拟前端输出,通过仿真分析JESD204 Phy IP,在Xilinx公司的Kintex-7系列FPGA上完成了JESD204B单链路接收接口。经过仿真和实验,证明所设计接收方案满足反辐射导引头功能要求,并且具备一定的先进性。