基于FPGA的并串转换电路硬件实现
用户评论
推荐下载
-
嵌入式系统ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现二
相关资料: 基于FPGA的音乐硬件演奏电路设计与实现(一) 3 系统的方案实现 3.1 各模块仿真及描述 notetabs作为音符rom的地址发生器,此模块中设置了一个8位2进制计
4 2020-10-27 -
嵌入式系统ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现一
摘要:该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体
12 2020-10-27 -
基于FPGA的fft实现
基于FPGA的fft实现,有很多的实例文章,可以按照上面的步骤来实现哟
38 2019-01-10 -
基于FPGA的DDS实现
1、用QuartusII13.0设计一个基本功能数字钟2、实现基本功能包括:(1)时、分、秒用数码管显示;小时用同步12/24进制;分秒计数器用同步60进制;(2)设置按键功能执行手动校时、校分、校秒
24 2019-05-19 -
基于FPGA的GPS实现
odule GPS ( //////////////////// Clock Input //////////////////// CLOCK_24, // 24 MHz CLOCK_27, // 2
38 2018-12-15 -
基于FIFO的FPGA实现
给力就来下,视频课程配套代码。属于FPGA课程的小实验或者是小论文的代码。
10 2021-05-03 -
基于FPGA的FFT实现
Verilog写的 用到IP核,licesen网上很简单就能找到,大家可以搜一下就行
31 2018-12-29 -
基于FPGA的可键盘控制计数电路的设计与实现
介绍一种基于FPGA(FieldProgrammableGateArray)现场可编程门阵列的可键盘控制的计数,显示电路的实现方法。应用VHDL语言(高速集成电路硬件描述语言)完成了3x4矩阵开关的扫
8 2020-10-28 -
基于FPGA的高速时钟数据恢复电路的实现
0 引言 时钟数据恢复电路是高速收发器的模块,而高速收发器是通信系统中的关键部分。随着光纤在通信中的应用,信道可以承载的通信速率已经可以达到GHz,从而使得接收端的接收速率成为限制通信速率的主要瓶
19 2021-04-02 -
基于FPGA及模拟电路的模拟信号波形的实现
1 引言 波形发生器已经广泛的应用在通信、控制、测量等各个领域,如锯齿波、正弦波、方波等波形常用于电路的设计与调试。随着电子技术的迅猛发展,数字化正逐渐地成为电子产业的发展趋势,各公司都将自己的产
11 2021-04-18
暂无评论