基于FPGA的结构改进型(214)维特比译码器
在资源受限的处理器中实现高性能的Viterbi译码算法是近年来研究的热点。基于XC6SLX16-2CSG324型FPGA处理器,在资源有限情况下,为兼顾Viterbi译码时延与资源消耗的问题,提出了一种结构改进算法。在传统Viterbi译码算法基础上,首先通过最大限度地预定义存储路径度量值的寄存器,达到控制路径度量值的目的,其次采用步进式幸存路径信息存储结构,完成幸存路径信息的存储,简化译码器硬件实现复杂度,减小译码时延和资源消耗。通过ISE Design Suite 14.7平台,对回溯深度为20、3 bit软判决的(2,1,4)维比特译码器进行了基于FPGA的验证,并结合MATLAB仿真进
用户评论
推荐下载
-
译码与译码器数字逻辑
译码与译码器 译码与译码器 数字逻辑 数字逻辑 数字逻辑
17 2019-02-17 -
基于FPGA实现的深空通信中turbo码编译码器
摘 要:研究了信道纠错编码Turbo码,并提出了利用FPGA实现Turbo码编译码的方法。编码采用了顺序输入,并行编码,顺序输出。译码选用Max2Log2MAP算法,针对该算法采用查表法实现交织,以提
31 2019-09-05 -
基于FPGA的RS255239编译码器设计及实现方法
RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实现方法,并对编码进行了时序仿真。仿真结果表明,该译码器可实现良好的纠错功能。
9 2020-08-30 -
论文研究基于FPGA的HDB3编译码器设计.pdf
基于FPGA的HDB3编译码器设计,吴京京,,为了实现在FPGA中对HDB3编译码器的设计,本文采用插V、补B方法以及单极性变双极性控制模块实现了编码器部分,并采用双极性变单极性��
22 2019-09-24 -
38译码器的代码
38译码器的代码,51单片机类
39 2019-05-31 -
改进型变换器的仿真研究改进型ZCS_PWMBoost变换器的仿真研究.rar
改进型变换器的仿真研究-改进型ZCS_PWMBoost变换器的仿真研究.rar关键词:软开关零电流转换脉宽调制7=>?=9
26 2019-09-17 -
卷积码中的维特比译码和序贯译码算法.doc
卷积码是1955年由Elias等人提出的,是一种非常有前途的编码方法我们在一些资料上可以找到关于分组码的一些介绍,分组码的实现是将编码信息分组单独进行编码,因此无论是在编码还是译码的过程中不同码组之间
10 2020-12-15 -
FPGA3_8译码器Verilog编写视频
FPGA初学者视频,小梅哥系列3-8译码器,用VerilogHDL语言来编写
24 2019-04-29 -
基于QPP交织器的turbo编码译码器
Turbo codec based on QPP interleaver
34 2019-06-23 -
基于cycloneII的3_8译码器
熟悉Verilog HDL描述数字逻辑电路的方法
39 2019-01-15
暂无评论