JPEG LS多路并行译码的FPGA实现
用户评论
推荐下载
-
CRC校验码并行计算的FPGA实现.pdf
用软件实现CRC校验码计算很难满足高速数据通信的要求,基于硬件的实现方法中,有串行经典算法LFSR电路以及由软件算法推导出来的其它各种并行计算方法。以经典的LFSR电路为基础,研究了按字节并行计算CR
16 2020-05-31 -
一种并行存储器系统的FPGA实现
绍一种可在现代小卫星上应用的高(低)位交叉并行存储系统,并给出了该存储系统控制器的FPGA实现。该系统的应用将极大地增强星上计算机的数据通信和图象处理的能力,并提高整个系统的可靠性。
12 2020-08-30 -
基于FPGA的CRC并行算法研究与实现.pdf
(Research and Implementation of CRC Parallel Algorithm Based on FPGA.pdf )
34 2019-06-22 -
基于FPGA并行计算的C语言时钟实现指南
附上C语言源码及详细使用说明。通过FPGA的高效并行计算思路,结合C语言的特性,实现了时钟的进阶计数器功能。读者可以根据实际需求使用或扩展新的功能。
5 2023-11-10 -
论文研究基于GPP的并行Turbo译码器设计与实现.pdf
基于GPP的并行Turbo译码器设计与实现,刘晓辉,牛凯,基于通用处理器(GPP,GeneralPerposeProcessor)架构的宽带移动通信系统是4G时代新提出的解决方案,其技术难点是实现满足
21 2020-02-27 -
基于FPGA的多路机载总线收发器的设计与实现
本文以workbench 为平台,vxworks 为操作系统,chipscope 为分析工具,介绍了完整的ARINC429 协议和422协议的FPGA 硬件调试,通过硬件调试发现modelsim 仿真
11 2021-02-01 -
基于多路并行DDS的快跳频信号发生器设计实现
针对新型干扰功率大、频带宽、样式多等特点,采用相干快跳频体制可提高无线通信系统抗干扰能力。为满足相干快跳体制中跳频信号载波相位严格连续的需求,基于多路并行的直接频率合成(DDS)技术,利用FPGA+D
9 2020-10-28 -
基于fpga的JPEG编解码芯片设计
基于fpga的JPEG编解码芯片设计,用VHDL语言实现的.
45 2018-12-31 -
基于FPGA的HDB3编译码
主要分析单极性不归零码码与HDB3码(三阶高密度双极性码)之间的转换原理,并介绍了用FPGA(现场可编程门阵列)完成HDB3编译码器的设计思路
36 2018-12-07 -
基于FPGA的曼彻斯特编译码器
Quartus下用VHDL语言实现了曼彻斯特编译码
47 2019-07-12
暂无评论