基于高阈值标准单元库下的低功耗物理实现方法
研究了门控时钟技术在130 nm工艺、基于高阈值标准单元库下的低功耗物理实现方法。详细阐述了多级门控时钟技术的作用机制和参数的设置方法,给出了基于门控时钟的后端实现流程,着重分析了插入门控时钟对时钟偏移的影响并提出解决方案。在中芯国际130 nm工艺下用synop sys公司的DC, IC Comp iler, PT,VCS等工具完成物理实现。在10 M时钟下,总功耗降低22. 6 % ,面积也有所减小。
用户评论
推荐下载
-
高可靠标准单元库的设计与验证
ic单元库设计,主要用于高可靠性数字集成电路设计
17 2020-08-29 -
基于低阈值单元的高性能低功耗设计方法.pdf
一种高性能的低功耗设计方法介绍,有兴趣的可以下载看一下
9 2020-11-06 -
高性能的标准单元库设计
从仿真和流片两个方面对标准单元库的验证方法进行了研究。在仿真方面,提出了采用静态时序分析工具和SPICE仿真工具对单元的估算值和仿真结果进行比较分析的方法来验证,同时还给出了具体的操作步骤实例。在流片
25 2019-09-03 -
cadence工艺库sunopsys标准单元库
cadence工艺库、sunopsys标准单元库
72 2019-05-31 -
基于Innovus的低功耗物理设计
为了减少芯片功耗,可靠的低功耗物理设计必不可少。基于新一代布局布线工具Innovus,分四个部分阐述了新的低功耗物理设计流程。这些内容包括:基于低功耗的物理库设计;低功耗布局和优化、基于输入向量的功耗
24 2020-10-30 -
高线性度低功耗OTA的实现
高线性度低功耗OTA的实现
7 2021-03-12 -
在门阵列及标准单元库中采用Pad Piece方法探析
嵌入式系统
3 2023-02-24 -
论文研究基于标准单元库扩展的快速乘法器设计.pdf
设计并实现17×17bit带符号数字乘法器。为了提高乘法器的性能,采用改进的Booth编码算法、Wallace树型结构以及基于标准单元库扩展的设计方法。该方法使用逻辑功效模型分析乘法器的关键路径,通过
4 2020-06-17 -
基于FPGA实现的低功耗设计
利用FPGA的结构来降低功耗还有赖于所使用的软件工具。用户可以从众多综合工具经销商那里进行选择,那些能够使用专用模块电路并智能地设计逻辑功能的综合工具,将有助于用户降低动态功耗。
21 2020-08-09 -
14nm工艺下基于CUPF的数字IC低功耗物理设计
随着集成电路生产工艺的迅速发展,功耗作为芯片质量的重要衡量标准引起了国内外学者越来越多的重视和研究。当晶体管的特征尺寸减小到纳米级时,其泄露电流的增加、工作频率的提高和晶体管门数的攀升极大提高了芯片的
11 2020-10-28
暂无评论