基于AES的可重构加密系统的FPGA设计
用户评论
推荐下载
-
基于UM BUS总线的可重构缓存机制的研究与设计
为提高动态可重构高速串行总线UM-BUS的带宽利用率,通过分析UM-BUS总线数据访问和传送的特点,提出了一种有效可行的两级缓存管理算法,并采用该算法设计了一种静态可重构的数据高速缓存机制。该缓存机制
3 2021-02-23 -
基于FPGA实现AES的侧信道碰撞攻击
为了解决攻击点在能量迹中具体位置的识别问题,在对侧信道碰撞攻击技术研究的基础上,提出了通过计算能量迹中每个采样点的方差来识别攻击点的方差检查技术。
19 2020-11-29 -
基于汉明码校验的AES数据加密记录器设计
以FPGA为硬件设计平台,实现AES数据加密记录器,重点讲述了AES算法的FPGA实现。利用MATLAB软件完成算法的密钥扩展及S盒设计,使其在硬件中的设计简化为查表操作;整体算法的设计采用流水线技术
5 2020-10-28 -
基于AES的CRT模式加密用C写的
前阵子学密码学时老师布置的作业,是基于AES加密算法的CRT加密,我用C#写的,界面比较简单,不支持文件加密,即只是通过输入输出框进行交互,加密解密均可。大家可是拿出适当地参考一下。
32 2019-03-12 -
一种FPGA可重构配置方法
基于软件无线电的某机载多模式导航接收机能较好地解决导航体制不兼容对飞行保障区域的限制,但由于各体制信号差异较大,各自实现其硬件将相当庞大,若对本系统中数字信号处理的 FPGA芯片使用可重构的配置方法,
9 2021-02-26 -
基于拓扑感知的可重构服务承载网动态重构算法
可重构信息通信基础网络通过构建服务承载网的方式为业务提供自适应的承载服务。针对高效利用有限底层资源的问题,提出一种基于资源关键度进行动态映射的服务承载网构建算法。算法将通过节点或链路的最短路径数作为资
8 2021-01-17 -
嵌入式系统ARM技术中的基于ARM和CPLD的可重构检测系统设计
CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据
27 2020-10-27 -
AES加密
/** The AES block cipher was designed by Vincent Rijmen and Joan Daemen.** http://csrc.nist.gov/e
74 2019-01-13 -
一种基于FPGA的PCI加密卡设计
利用FPGA设计实现了一种基于PCI总线接口的纯硬件加密卡,为PC机提供加密、签名等服务.对采用VHDL描述的PCI接口IP软核及其应用方法进行了分析;采用VHDL设计了3DES、MD5等算法模块,并
14 2020-10-28 -
基于FPGA的可加密USB存储设备设计
基于FPGA的可加密USB存储设备的设计过程,介绍了FPGA芯片EP1C3T100、USB接口芯片AU6983等各个模块的功能及硬件电路设计。对AES加密算法作了详细说明,并对硬件FPGA实现进行了设
19 2020-10-28
暂无评论