基于verilog实现的lfsr
线性反馈移位寄存器(linear feedback shift register, LFSR)是指,给定前一状态的输出,将该输出的线性函数再用作输入的移位寄存器。异或运算是最常见的单比特线性函数:对寄存器的某些位进行异或操作后作为输入,再对寄存器中的各比特进行整体移位。
用户评论
推荐下载
-
cordic算法的verilog实现
Verilog implementation of cordic algorithm
38 2019-06-27 -
UART协议的verilog实现
采用verilog实现的UART协议,仿真通过,并能够通过FPGA实现。非常好!!!
45 2019-04-27 -
串口通讯的verilog实现
Verilog implementation of serial communication
28 2019-06-23 -
Verilog实现的异步FIFO
Verilog实现的异步FIFO,不调用IP核,两级寄存器实现读写指针的同步,地址采用格雷码形式防止亚稳态
22 2019-04-07 -
SPI接口的verilog实现
用verilog实现SPI的传输,包括RTL级源码和仿真文件等
59 2019-04-28 -
CORDIC算法的verilog实现
本文包括一段cordic的matlab源程序和verilog的实现方法
35 2019-07-24 -
verilog实现的VGA驱动
在epm240上实现vga的驱动,这程序在实验小班上运行良好。
26 2019-09-27 -
CAM的Verilog HDL实现
CAM的Verilog HDL实现,个人已用quartus产品验证可行性
45 2018-12-28 -
Verilog实现的FIFO模型
使用verilog实现了FIFO的基本功能,通过仿真测试
18 2020-08-08 -
异步fifo的verilog实现
该资源是实现了的通过异步fifo进行跨时钟域传输的vivado工程,在不同的时钟域进行fifo数据读写,并用读写地址的格雷码判断fifo空满产生空满标志。工程代码基于vivado2017.4,并在mo
22 2020-08-16
暂无评论