吉比特平衡加选延比式维特比译码器设计
针对60 GHz无线个域网,提出了一种平衡加选延比式维特比译码架构,打破了原有维特比译码器的速率瓶颈。基于该推荐架构,实现了一种8路并行基-2(3,1,7)维特比译码器。在TSMC.13 CMOS工艺下,该译码器以0.104 nJ/bit和4.33 mm2的能耗资源花销,实现了高达4 Gb/s的吞吐率。
用户评论
推荐下载
-
QC_LDPC译码器设计_续
QC-LDPC Decoder Design_Continued
15 2019-06-26 -
基于FPGA的Viterbi译码器设计
摘要:卷积码及其Viterbi译码是现代通信系统中常用的一种信道编码方法。文中介绍了Viterbi译码算法的原理,分析了Viterbi译码器的结构,然后用Verilog语言设计了一种基于Altera公
35 2021-05-04 -
HDB3编译码器设计
毕设必用,关于HDB3的飞、FPGA设计。很有用的,大家分享吧
35 2019-01-02 -
MATLAB TCM编译码器设计实现
MATLAB上实现的TCM编译码器设计
4 2024-04-19 -
MAP译码器嵌入式状态信息存储机制设计
本文介绍了MAP译码器嵌入式状态信息存储机制设计,提出了嵌入式度量存储(ESMS)
8 2020-11-08 -
基础电子中的卷积码编码和维特比译码性能的对比分析
摘要:本文对比了在加性高斯白噪声(AWGN)信道下经BPSK调制后的数据不编码与添加卷积编码后接收到的信道输出的误码性能,并通过对比对卷积码性能进行分析。采用MATLAB自编函数对卷积码以及维特比译码
10 2020-10-27 -
论文研究短波串行MODEM中8PSK维特比软译码的DSP实现.pdf
短波串行MODEM中8PSK维特比软译码的DSP实现,蔚原野,赵振纲,目前广泛应用的卷积码译码算法,绝大多数使用对数似然比作为参数,传统的对数似然比计算方法对于硬件实现来说太过复杂,不利于实
9 2020-07-19 -
单片机与DSP中的TMS320C6000系列DSP维特比译码程序优化设计
卷积码因为其编码器简单、编码增益高以及具有很强的纠正随机错误的能力,在通信系统中得到了广泛的应用。基于最大似然准则的维特比算法(VA)是在加性高斯白噪声(AWGN)信道下性能最佳的卷积码译码算法,也是
10 2020-12-12 -
研究论文FQPSK简化的维特比解调技术.pdf
FQPSK(Feher-PatentedQPSK)是一种高频谱效率和高功率效率的调制方式.在实现网格编码调制的基础上,最佳的解调方式是维特比算法解调;但FQPSK的状态较多,算法较为繁复,运算量大.文
14 2020-06-17 -
GMSK解调系统中维特比均衡器的设计与优化
GMSK解调系统中维特比均衡器的设计与优化
26 2020-05-03
暂无评论