基于FPGA的北斗导航电文译码器的研究与设计
通过对北斗导航电文BCH纠错编译码方式的深入理解和研究,提出了一种基于并行数据处理的BCH译码器的设计方案。该方案利用FPGA对BCH电文进行并行处理,在一个时钟周期内实现电文译码,提高了BCH解码模块的译码效率;同时给出了系统各个模块的Modelsim仿真结果与分析,验证了设计的可行性。本设计对提高接收机的基带数据处理性能有一定的参考和指导意义。
用户评论
推荐下载
-
优先译码器
优先译码器 verilog代码 硬件资源
34 2019-03-09 -
三八译码器
三八译码器的VHDl
29 2018-12-29 -
huffman译码器
huffman译码器,哈夫曼编码、译码系统
24 2019-05-19 -
译码器VHDL
数字电路设计实验用VHDL语言实现的单数码管译码器
15 2020-02-23 -
VHDL译码器
基于CPLD的译语言码器代码,VHDL语言编写,适用于quartes II 软件
25 2019-01-11 -
CodeView译码器
可以翻译乱码,你们下了就知道好不好用了。欢迎大家下载
16 2020-09-02 -
文件译码器
魔王语言文件译码器,很不错的小程序,欢迎下载。
22 2019-01-07 -
38译码器
3-8译码器
12 2021-04-17 -
哈弗曼编码译码器Huffman译码器
输入字符 自己求频率 建立Huffman树 编码译码
10 2021-04-23 -
5G LDPC码编译码器设计与FPGA实现技术研究.pdf
5G-LDPC码编译码器设计与FPGA实现技术研究,根据5G LDPC 码校验矩阵的结构特性,结合常用编码算法中的单对角校验矩阵编码方法和双对角校验矩阵编码方法,设计了一种针对5G LDPC 码的双对
8 2020-07-16
暂无评论