星载FPGA混合时钟域设计
设计了以XC2V3000为核心处理芯片的星载FPGA系统的涵盖高速、中速、低速和甚低速的混合时钟域,对混合时钟域可靠性设计中的关键问题,如资源降额、时序冗余、布局布线等,做了深入研究,提出了基于全局时钟网络、时钟鉴相、FIFO缓冲的多时钟同步设计解决方案,并在实际工程中验证了方案的可行性和可靠性。
用户评论
推荐下载
-
跨时钟域设计收集的文档和问题
跨时钟域设计收集的文档和问题,中英文文档都有,现在可以比较全面。很详细,谢谢。
10 2019-07-24 -
多时钟域并行测试控制器的设计
采用了IEEE1149中TAP控制器的概念与IEEE1500 wrapper的概念相结合,设计出一款基于IEEE1500测试标准同时兼容IEEE1149测试标准的测试控制器,并设计了满足不同时钟域同时
4 2020-10-28 -
FPGA连通域识别.rar
多目标连通域识别,verilog源码识别,附带仿真测试工程,占用2k左右资源,十几行ram缓存,经过测试可以识别出图形中目标,适合在ISE工程中使用
14 2020-08-30 -
利用混合域分析仪进行跨域分析
MDO4000系列混合域分析仪(图1),是一款具有创新意义的分析仪,至今已经获得国内外十多个创新奖项。原因为MDO4000的“五机合一”特色,即:四通道500MHz/1GHz带宽数字荧光示波器,16通
9 2021-02-23 -
经典跨时钟域同步电路
经典跨时钟域同步电路各种异步处理值得推荐
23 2019-05-28 -
异步fifo跨时钟域处理
使用FPGA内部FIFO做跨时钟域的信息处理,避免亚稳态的传播。
44 2019-06-03 -
CDC跨时钟域处理方法
根据各种应用场景,详细介绍了各种CDC跨时钟域电路的处理方法
27 2019-07-26 -
CDC跨时钟域处理.rar
跨时钟域基础文档,主要讲解跨时钟域的处理方法及基础,值得入门学习
32 2019-09-18 -
跨时钟域信号的研究
跨时钟域信号的研究,很好地学习资料,你值得一看!
49 2019-01-19 -
一种将异步时钟域转换成同步时钟域的方法.
将异步时钟域转换为同步时钟域的方法。
27 2019-06-21
暂无评论