可实现快速锁定的FPGA片内延时锁相环设计
微电子技术的持续发展使得FPGA具有更高的系统集成度和工作频率。系统性能较大程度上决定于系统的时钟延迟和偏斜。由于FPGA具有丰富的可编程逻辑资源及时钟网络,随之而来的时钟延迟问题使得用户设计的性能大打折扣。FPGA中的DLL模块可提供零传播延时,消除时钟偏斜,从而进一步提高了FPGA的性能和设计的灵活性。
用户评论
推荐下载
-
基于SRF的锁相环
基于SRF的锁相环,用matlab编写的,欢迎来下载,运行良好
23 2019-05-05 -
论文研究超前滞后锁相环在FPGA上的实现.pdf
超前滞后锁相环在FPGA上的实现,曹松松,陈适,超前滞后锁相环是一种数字锁相环,本文主要介绍了超前滞后锁相环在异步时钟域中的作用,指出此锁相环的结构特点,并用Verilog语言��
19 2020-02-14 -
基于DSP的软件锁相环的实现
针对传统锁相环存在硬件电路复杂、易受外界环境干扰及锁相精度不高等问题,介绍了一种基于数字处理器TMS320F2812实现对电网电压软件锁相功能的设计方案,并给出了过零检测电路和部分软件设计流程图。
7 2020-10-28 -
锁相环经典ppt
还可以吧,可以参考下!锁相环主要的应该用在很多场合。
4 2021-01-07 -
电机锁相环控制
利用锁相环控制,提高电机的稳定性,提供参考!!
8 2020-11-17 -
AD锁相环问答
有关AD公司锁相环常见问题,以及一些原理性介绍
18 2019-09-03 -
锁相环原理.pdf
锁相环设计原理,PLL设计。锁相环的经典结构和组成部分及设计。
17 2020-04-21 -
锁相环verilog代码
全数字锁相环,基于verilog的代码程序
18 2019-09-05 -
全数字锁相环
研究了一种基于周期控制的逆变器全数字锁相环的建模和参数设计。传统过零鉴相锁相环虽然实现简单,但同步信号在含有谐波、毛刺情况下会存在多个过零点,以致锁相失败。为了解决这一问题,该文提出了基于离散傅里叶变
35 2019-01-11 -
锁相环技术基础
Agilent 安捷伦 锁相环 详细了解锁相环理论 电信 高频 射频 设计 使用
12 2020-08-29
暂无评论