高电源抑制比低温漂带隙基准源设计
用户评论
推荐下载
-
关于LDO基础知识电源抑制比
低压差线性稳压器(LDO)最大的优点之一是它们能够衰减开关模式电源产生的电压纹波。这对锁相环(PLL)和时钟等信号调节器件在内的数据转换器尤为重要,因为噪声电源电压会影响性能。
19 2020-07-20 -
集成电源噪声抑制的时钟源简化FPGA系统的电源设计
本文对高性能应用的FPGA设计中的电源噪声情况进行了说明,并由此指出FPGA设计对时钟源的特殊要求,进而对目前通用的小数分频式晶体振荡器(Xo)结构以及Silicon Labs DSPLL XO/VC
12 2020-08-30 -
一款6.4ppm°C的低功耗带隙基准设计
设计了一款低功耗带隙基准,通过引入在温度超过某一温度之后的渐变阻抗,改善了带隙基准的温漂值,同时对传统的带有运放的带隙做出了改进,设计了一款低功耗的结构。仿真结果表明,在电源5 V供电情况下,总体功耗
9 2020-10-28 -
高带外抑制比微波光子滤波器研究进展
为了拓宽微波光子滤波器应用, 综述了基于非相干和相干体制来提高微波光子滤波器带外抑制比的现有方案, 分析了各方案的优缺点;利用载波抑制的单边带调制外腔光注入分布反馈式(DFB)激光器的方式实现了单通带
10 2021-02-19 -
MAX6129微功耗低压差带隙电压基准
MAX6129微功耗、低压差带隙电压基准具有超低电源电流和低漂移特性,采用微型、5引脚SOT23表贴封装,与SO封装器件相比可节省70%的板上空间。这款串联模式电压基准最高可输出4mA或灌入1mA的负
7 2021-04-17 -
一种低功耗高PSRR的基准电压源设计
分析介绍了一种低功耗基准电压源电路的设计方案,该电路的最大功耗小于1μW,温度系数为21 ppm/°C;同时由于电路结果较简单,易于集成,已经用于电池充电保护芯片。
12 2020-10-28 -
一种用于高速高ADC的电压基准源设计
0 引言 随着集成电路规模不断扩大,尤其是芯片系统集成技术的提出,对模拟集成电路基本模块(如A/D、D/A转换器、滤波器以及锁相环等电路)提出了更高的精度和速度要求,这也就意味着系统对其中的基准
12 2021-02-25 -
电源基准设计说明
关于电源管理类产品的基准设计详细说明书,介绍了几款转换器的参数、使用、波形等。
12 2021-01-14 -
电压基准设计指南电源
详细介绍了电压基准设计的方法及芯片的功能应用
7 2022-08-15 -
高共模抑制比仪用放大电路方案
本文针对传统仪用放大电路的特点,介绍了一种高共模抑制比仪用放大电路,引入共模负反馈,大大提高了通用仪表放大器的共模抑制能力。
8 2022-12-15
暂无评论