结构化ASIC及其设计流程 那么,什么是结构化ASIC呢?其核心思路就是预先在硅片上嵌入必要的功能电路模块(逻辑功能 、时序产生、时钟网络、存储器和I/O等),以一种结构化的方法嵌入在一个基本平台内。对于一个给定组件,结构化ASIC具有已定义逻辑、内存、时钟网络和I/O资源等预加工的基本阵列,如图1所示。设计师只需要对最后的金属布线层进行个性化编程以完成设计,而不需要像ASIC设计那样定义芯片所有掩模层,由此带来的最直接的影响就是掩模成本的大幅降低。随着设计要求工艺线宽的减小,结构化ASIC在掩模成本上的经济性将更加明显。这种结构化ASIC的硅片可以仓储,等待定单。通过RTL或网表来