基于FPGA的CPCI总线多功能通信卡的设计
用户评论
推荐下载
-
CPCI总线.pdf
CPCI总线pdf,本文介绍了基于CPCI总线的新一代嵌入式遥测前端处理器的体系结构设计和通用OEM硬件选择,重点介绍了多功能双路PCM分路器板的设计与实现,简述了遥测前端处理器中的软件。
19 2020-05-30 -
基于linux的多功能网关的设计
深入研究了MODBUSRTU协议和MODBUSTCP协议,以UC7402-LX为开发平台,设计了一款linux多功能网关,用于解决工业以太网环境下串口通信设备的“信息孤岛”问题。
9 2020-10-28 -
基于单片机和FPGA的多功能计数器的设计
该多功能计数器采用等精度测量法来测量信号频率,同时采用基于单片机和FPGA的计数相位测量方法完成精确相位测量,并能在液晶显示器实时显示当前信号的频率、周期和相位差。
10 2020-08-19 -
论文研究基于FPGA CPLD的多功能数字钟的设计.pdf
基于FPGA/CPLD的多功能数字钟的设计,付丽娜,,本文介绍了利用VHDL硬件描述语言结合FPGA/CPLD芯片设计多功能数字钟,并对整个系统的各个模块设计过程作了具体介绍。在MAXPLUSII开发
22 2020-02-14 -
工业电子中的基于CPCI总线的测井数据采集板卡的设计
摘 要: 介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FP
6 2020-11-06 -
基于FPGA LPM多功能信号发生器设计
以FPGA 芯片为载体, 通过QuartusII 的LPM_ROM 模块和VHDL 语言为核心设计一个多功能信号发生器,根据输入信号的选择可以输出递增锯齿波、递减锯齿波、三角波、阶梯波和方波等5 种信
16 2020-08-29 -
基于FPGA设计多功能数字钟VHDL程序
多功能数字钟VHDL程序本文所设计的数字钟具有通过reset键对时、分、秒调整功能.该设计分为六个部分:六进制计数器counter6,十进制计数器counter10,二十四进制计数器counter24
50 2019-05-15 -
基于CPCI总线架构设计的实时图像信号处理平台
为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。业务板以FPGA为处理核心,实现数字视频信号的实时图像处理,DSP实现了部分的图像处理算法和FPGA的控制逻辑,并响
11 2020-10-28 -
EDA PLD中的基于FPGA为核心的多功能输液系统的设计
今朝医护人员一般不能全程陪护,会给病人和医务人员带来良多平安隐患和未便。本文设计了一种集输液节制、显示、报警、语音通信等多种功能的输液节制系统。 1 系统总体设计 输液监控系统原理如图1所示,
16 2020-10-28 -
利用PCI9054和FPGA技术实现CPCI总线的图像采集板卡的设计
利用PCI9054和FPGA技术实现CPCI总线的图像采集板卡的设计、电子技术,开发板制作交流
2 2021-02-09
暂无评论