一种12位50MS/s CMOS流水线A/D转换器[图]
采用TSMC 0.18μm 1P6M工艺设计了一个12位50MS/s流水线A/D转换器(ADC)。为了减小失真和降低功耗,该ADC利用余量增益放大电路(MDAC)内建的采样保持功能,去掉了传统的前端采样保持电路,采用时间常数匹配技术,保证输入高频信号时,ADC依然能有较好的线性度;利用数字校正电路降低了ADC对比较器失调的敏感性。使用Cadence Spectre时电路进行仿真。结果表明,输入耐奎斯特频率的信号时,电路SNDR达到72.19dB,SFDR达到88.23dB。当输入频率为50MHz的信号时,SFDR依然有80.51dB。使用1.8V电源电压供电,在50MHz采样率下,ADC功耗为
用户评论
推荐下载
-
组装流水线节拍优化方案
对电子、电机、阀门、玩具等人工较密集的组装流水线,提供了一种简单可行的节拍优化和控制方案,能对生产节拍进行调优,对工人节拍感觉进行驯化,统计产线产量,质量,OEE,有效时间,良品率等,智能控制产线休息
19 2019-05-13 -
流水线中的冲突实验
加深对计算机流水线基本概念的理解;理解MIPS结构如何用5段流水线来实现,理解各段的功能和基本操作;加深对结构冲突/数据冲突/控制冲突的理解;进一步理解解决数据冲突的方法,掌握如何应用定向技术来减少数
23 2019-05-28 -
DLX流水线实验报告
北邮体系结构作业。DLX流水线实验报告
27 2019-05-31 -
vivado简单流水线cpu设计
计算机组成简单流水线cpu的设计1.解决数据冒险和结构冒险2.实现周期结束后各阶段的锁存3.实现内部前推
49 2019-04-27 -
Verilog流水线CPU配套源码
Verilog流水线CPU配套源码(整个工程),详细代码注释以及流程分析信息请移步至本人博客“Verilog流水线CPU设计(超详细)”
40 2019-04-08 -
流水线CPU的设计.rar
计算机组成与设计的实验——流水线CPU的设计,加深对CPU架构的理解。
37 2019-07-23 -
装配流水线控制的模拟
用移位寄存器指令,可以大大简化程序设计。移位寄存器指令所描述的操作过程如下:若在输入端输入一串脉冲信号,在移位脉冲作用下,脉冲信号依次移到移位寄存器的各个继电器中,并将这些继电器的状态输出,每个继电器
39 2019-07-23 -
流水线CPU的FPGA实现
浙江大学数字系统设计实验,欢迎下载,作为参考
33 2019-10-11 -
流水线设计不错的讲稿
流水线设计不错的讲稿流水线技术西摩克雷(SeymourCray,超级计算机之父)带给洗衣业的启迪小测验2(下周进行)中将会涵盖星期二的讲座材料。实验3预定在今晚进行。6.004
5 2022-07-24 -
pipeline单功能流水线
本资源无错误,实现功能较好数据库的oeuvre我读无dwi
7 2020-07-23
暂无评论