与传统的并联输出级晶体管相比,交错式DC/DC 转换器拓扑结构能够实现更高效率的设计,且仍然有改进的余地。在交错式操作中,许多微型转换器单元(或相位)并联放置。理想情况下,有源相移控制电路将功率均匀分配于各相,而且这种方法能够消除输出端的电流纹波,并提高有效纹波频率,从而降低对输出滤波器电容的要求。交错方法还能显着降低对输入电感和电容的要求。 然而,这种方法有几个缺点。缺点之一是需要权衡转换器的满载效率与轻载效率。在晶体管级并联的情况下,导通损耗减小,但开关损耗增大。满载时以导通损耗为主,不存在问题。但轻载时相反,开关损耗处于支配地位。此外,各相之间的均流也是一个麻烦的问题,一般由有源控