如何收敛高速ADC电路
更高速的ADC在转换器输出和接收机输入之间有严格的时序要求;知道如何利用产品说明书数字来保证无错误数字传输。要收敛时序,需在ADC和数字接收机产品说明书中找到建立时间(tsu)和保持时间(th)。
用户评论
推荐下载
-
ADC0832应用电路
A/D转换芯片ADC0832的应用
20 2020-05-23 -
multisim14.0并行ADC电路
multisim14.0 并行ADC电路仿真分析。。
45 2019-04-06 -
ADC0808数模转换电路
利用adc0808实现的数模转换电路,单片机使用AT89c51控制,压缩包内包含Proteus仿真电路图以及keil源代码。
49 2019-07-07 -
ADC采样保持电路的设计
adc的采样保持电路的论文一个8位的采样保持电路的设计
22 2019-09-09 -
精密ADC接口的简单电路
现实环境中的测量要求从噪声源中提取微弱信号。即使在差分测量中也经常会出现很高的共模电压。解决这个问题的常用方法是使用运算放大器或仪表放大器,然后进行某种类型的低通滤波来降低背景噪声电平。这种传统方法的
14 2021-04-20 -
高速电路pcb资料收集
这是我学画板子以来收集的所有pcb的资料,欢迎分享
12 2020-11-11 -
高速电路设计实践
《高速电路设计实践》高清书籍。
29 2019-09-06 -
Cadence高速电路设计
Cadence高速电路设计
41 2019-01-12 -
高速电路的ESD设计
高速电路与ESD注意事项 硬件研发过程中需要参考和注意
13 2020-08-30 -
高速电路PCB设计技巧
电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限,导致低的布通率;其次,由于系统时钟频率的提高,引起的时序及信号完整性问题;第三,工程师希望能在PC平
20 2020-09-01
暂无评论