本文介绍了用于数字谱仪系统的梯形滤波成形算法的结构设计,把算法分解成四个小模块以降低设计难度,从所需要的运算资源、存储资源以及是否会产生溢出或者是较大的截断误差等方面来考虑,为每个模块选取合适的结构,还实现了延迟单元数可调的延迟模块的设计,以适应不同的噪声环境,最终实现了滤波器的整体结构。