随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又将导致芯片发热量的增大和可靠性的下降。 因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。 为了使产品更具竞争力,业界对芯片设计的要求已从单纯追求高性能、小面积转为对性能、面积、功耗的综合要求。低功耗设计对降低整个系统的功耗具有重要的意义。 科因巴托尔的PSG技术学院的工程学生们最近提出了高能效DSP和其它处理器的设计提案,这些提案包括了一种新的加法器设计,可以通过逻辑分解应用于乘法器电路上。 在最近这里举行的超大规模集成电路学会上的一篇论文中,SundeepkumarAgarwal,V.K.P