EDA/PLD中的基于FPGA的雷达脉冲预分选器设计
用户评论
推荐下载
-
EDA PLD中的基于FPGA的自适应锁相环设计
摘要:利用锁相环进行载波跟踪是获取本地载波的一种重要方法,针对锁相环的噪声性能和跟踪速度不能同时达到最优的限制,在锁相环PLL中引入自适应模块,根据环路所处的环境自适应对PLL环路参数做出调整。设计中
11 2020-11-06 -
EDA PLD中的基于FPGA的AGWN信号生成器设计
在通信系统中分析计算系统抗噪声性能时,经常假定信道噪声为加性高斯型白噪声(AGWN)。本文就是通过分析AGWN的性质,采用自顶向下的设计思路,将AGWN信号分成若干模块,最终使用Verilog硬件描述
14 2020-11-10 -
EDA PLD中的基于FPGA的提取位同步时钟DPLL设计
在数字通信系统中,同步技术是非常重要的,而位同步是最基本的同步。位同步时钟信号不仅用于监测输入码元信号,确保收发同步,而且在获取帧同步及对接收的数字码元进行各种处理的过程中也为系统提供了一个基准的同步
13 2020-11-10 -
EDA PLD中的基于FPGA的高精度时差测量系统设计
摘要:在时差定位(TDOA)技术中,高精度的时差测量是准确定位的关键。针对这一需要, 提出一种基于FPGA 的高精度时差测量系统的实现方案。本系统的时差测算单元以Altera 公司Cyclone 系列
20 2020-11-10 -
EDA PLD中的基于FPGA的VGA时序彩条信号设计实现
0 引 言 利用现场可编程逻辑器件产生VGA时序信号和彩条图像信号,并将其作为信号源,应用于电视机或计算机等彩色显示器的电路开发,方便彩色显示器驱动控制电路的调试。计算机显示器的显示有许多标准,常
20 2020-11-11 -
EDA PLD中的基于FPGA的大动态数控AGC系统设计
随着软件无线电技术和FPGA、DSP、AD 等技术的高速发展,数字接收机的应用日益广泛。为了扩大数字接收机的ADC 动态范围,广泛采用了自动增益控制(AGC) ,使接收机的增益随着信号的强弱进行调整,
12 2020-11-06 -
EDA PLD中的基于FPGA的PCI总线串口卡设计
随着计算机测试技术的飞速发展,越来越多的外部设备通过串口与计算机进行通信,实现信息共享以及设备的集中控制和管理。利用串口进行通信具有结构简单、传输距离远、成本低廉等优点,被广泛应用于各个领域。同时,P
7 2020-11-06 -
EDA PLD中的基于CPLD FPGA的CMI编码设计与实现
0 引言 CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。
18 2020-11-06 -
EDA PLD中的基于FPGA的数字电视CAS系统设计
摘要:根据MPEG2协议和数字电视的条件接收原理,提出了一种只用条件接收表(CAT)来传输授权管理信息(EMM)和授权控制信息(ECM)的方法。该方法已经采用FPGA芯片成功实现。 关键词:条件接收
20 2020-12-31 -
EDA PLD中的基于FPGA的帧同步系统设计方案
摘要:本文介绍了集中式插入法帧同步系统的原理,分析了帧同步系统的工作流程。采用模块化的设计思想,利用VHDL设计了同步参数可灵活配置的帧同步系统,阐述了关键部件的设计方法,提出了一种基于FPGA的帧同
18 2020-10-27
暂无评论