EDA/PLD中的利用FPGA协处理器提升无线子系统的性能
用户评论
推荐下载
-
FPGA中的处理器IP概述
可编程逻辑业对微处理器核的报道层出不穷,包括与ARM和MIPS的协议,这些讨论已经持续了数年。然而,讨论的主题大体上没什么改变,诸如采用硬核还是软核?采用供应商的特定标准还是行业标准?这些核如何用来全
4 2021-02-25 -
EDA PLD中的利用FPGA解决65nm芯片设计难题
随着工艺技术向65nm以及更小尺寸的迈进,出现了两类关键的开发问题:待机功耗和开发成本。这两个问题在每一新的工艺节点上都非常突出,现在已经成为设计团队面临的主要问题。在设计方法上从专用集成电路(ASI
16 2020-11-09 -
EDA PLD中的利用FPGA实现HDB3编解码功能
摘要:HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出V
9 2020-11-08 -
EDA PLD中的Actel扩展Core8051处理器支持Axcelerator和IGLOO系列FPGA
Actel 宣布扩展 Core8051处理器以支持其高可靠性Axcelerator 及低功耗 IGLOO:registered: 系列FPGA,继续为嵌入产品设计人员提供高性能解决方案。爱特公司通过
13 2020-11-10 -
EDA PLD中的基于FPGA的DDC的设计
摘要:数字下变频技术是软件无线电的核心技术之一。本文首先介绍了DDC的组成结构,然后详细分析了DDC各功能模块的工作原理,通过Modelsim完成了DDC其主要模块的仿真和调试,并进行初步系统级验证。
17 2020-11-06 -
EDA PLD中的电子系统EDA集成开发环境框架结构
摘要:EDA集成开发环境是电子系统开发必备的工具与手段。本文根据目前的EDA工具软件及其套件结构和电子系统的开发需要,提出三种不同类型的典型EDA集成开发环境框架结构——板级、芯片级和综合型电子系统E
7 2020-12-13 -
EDA PLD中的基于FPGA的Viterbi译码器设计
摘要:卷积码及其Viterbi译码是现代通信系统中常用的一种信道编码方法。文中介绍了Viterbi译码算法的原理,分析了Viterbi译码器的结构,然后用Verilog语言设计了一种基于Altera公
18 2020-11-08 -
EDA PLD中的采用FPGA的振动模拟器设计
1 引言 振动台的作用之一是将被测物件置于振动台上测量其受迫振动时的表现,一般振动台的振动是由振动分析仪控制的,但是由于振动台体积形状和考虑到成本等原因,不利于振动分析仪的研发,所以设计振动模拟
14 2020-11-10 -
EDA PLD中的FPGA底层编辑器的用户界面
如图1所示,在【Processes for Source:...】窗口中选择【Implement Design】→【Map】-【 Manually Place&Route(FPGA Edito
5 2020-11-17 -
EDA PLD中的基于FPGA的可调信号发生器
摘要:基于FPGA的应用技术,采用Altera公司DE2-70开发板的CycloneII系列EP2C70作为核心器件,设计了一种基于FPGA的新型可调信号发生器。通过QuartusII软件及Vetil
13 2020-11-06
暂无评论