EDA/PLD中的基于FPGA的两种DDS实现
用户评论
推荐下载
-
EDA PLD中的基于EDA软件和FPGA的IP核保护技术
1 引言 随着电路规模不断扩大,以及竞争带来的上市时间的压力,越来越多的电路设计者开始利用设计良好的、经反复验证的电路功能模块来加快设计进程。这些电路功能模块被称为IP(Intellectual
15 2020-11-12 -
EDA PLD中的一种基于FPGA的帧同步提取方法的研究
在可靠的通信系统中,要保证接收端能正确解调出信息,必须要有一个同步系统,以实现发送端和接收端的同步,因此同步提取在通信系统中是至关重要的。一个简单的接收系统框图如图1所示。 本文介绍一种基于现场可编程
13 2020-12-13 -
EDA PLD中的基于CPLD的DDS正交信号源的设计
1 引言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,
7 2020-11-12 -
EDA PLD中的基于FPGA的NoC验证平台的构建
半导体工艺技术进入深亚微米时代后,基于总线系统芯片SoC(Svstem on Chip)的体系结构在物理设计、通信带宽以及功耗等方面无法满足未来多IP体系发展的需求。片上网络NoC(Netwotlk
10 2020-11-09 -
EDA PLD中的基于FPGA的UARTl6550的设
l 引 言UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出
6 2020-12-23 -
EDA PLD中的基于FPGA的音频处理芯片的设计
摘 要:提出一种采用现场可编程门阵列器件FPGA实现音频处理芯片的方案。首先对FIR滤波器的算法进行了改良,然后采用VHDL语言对音频处理芯片的每个模块分别设计。最后通过计算机软件对该芯片进行仿真,给
17 2020-12-06 -
EDA PLD中的基于FPGA的UARTl6550的设计
1 引 言 UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换
6 2020-12-13 -
EDA PLD中的FPGA设计全流程
第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设M
24 2020-12-22 -
EDA PLD中的FPGA设计层次分析
FPGA设计包括描述层次及描述领域两方面内容。通常设计描述分为6个抽象层次,从高到低依次为:系统层、算法层、寄存器传输层、逻辑层、电路层和版图层。对每一层又分别有三种不同领域的描述:行为域描述、结构域
21 2020-11-21 -
EDA PLD中的FPGA器件选型研究
1 引 言 现场可编程门阵列FPGA有集成度高、体积小、灵活可重配置、实验风险小等优点,在复杂数字系统中得到了越来越广泛的应用。随着FPGA技术的成熟和不断飞速发展,数字电路的设计只需一片FPGA
21 2020-11-22
暂无评论