EDA/PLD中的利用FPGA实现高性能数字电视系统
由于MPEG-2压缩技术的采用,绝大多数市场都已接受数字电视(DTV),但情况并非如此简单。H.26?-AVC (MPEG-4 第10部分)和微软的VCI压缩标准承诺可为标准和高清(HD)电视带来更大幅度的进步。广播设备OEM将需要采用这些新兴的压缩编码标准,以有效地满足目前及未来的带宽要求。 在这个设计转换过程中,OEM不但要面对内核的视频编解码器标准,还要应对各种要求更高的视频前/后处理算法,这些算法对保持和改善图象质量至关重要。鉴于这种状况,设计前景可谓充满挑战。 越来越高的分辨率和各种新兴的压缩标准都对底层技术提出了更高性能要求。此外,架构也必须具有足够的灵活性,以便让设计
用户评论
推荐下载
-
数字电视CAS系统详解
内容介绍:一.数字电视介绍二.条件接收系统组成及设计原理三.数字电视终端介绍四.项目计划与进展情况五.CAS测试环境和CAS测试方法
40 2019-05-13 -
数字电视前端系统介绍
数字电视前端系统介绍,整体网络,请详细查看
21 2019-06-21 -
数字电视条件接收系统
系统的介绍了数字电视的条件接收的一些基本概念与原理
31 2019-07-25 -
数字电视的发展
数字电视的发展应用 以及出现的最新技术
9 2020-09-11 -
EDA PLD中的基于FPGA的具有数字显示的水温测控系统
测控技术自古以来就是人类生活和生产的重要组成部分。随着科技的发展,测控技术已进入了全新的时代。近年来,电子技术的快速发展,使得计算机广泛用于自动检测和自动控制系统中,以致电压、电流、温度等的监测越来越
7 2020-11-08 -
EDA PLD中的FPGA设计全流程
第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设M
24 2020-12-22 -
EDA PLD中的FPGA设计层次分析
FPGA设计包括描述层次及描述领域两方面内容。通常设计描述分为6个抽象层次,从高到低依次为:系统层、算法层、寄存器传输层、逻辑层、电路层和版图层。对每一层又分别有三种不同领域的描述:行为域描述、结构域
21 2020-11-21 -
EDA PLD中的FPGA器件选型研究
1 引 言 现场可编程门阵列FPGA有集成度高、体积小、灵活可重配置、实验风险小等优点,在复杂数字系统中得到了越来越广泛的应用。随着FPGA技术的成熟和不断飞速发展,数字电路的设计只需一片FPGA
21 2020-11-22 -
EDA PLD中的FPGA器件配置模式
只有成功配置可编程逻辑器件FPGA之后,器件才能正常工作。Xilinx FPGA的配置有3种模式,分别为并行(SelectMap)、串行(Serial)和边界扫描(Boundary Scan)模式。当
20 2020-11-17 -
EDA PLD中的FPGA器件配置流程
Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。
22 2020-11-18
暂无评论