有关接收和观看电视节目的大革 命即将到来。为了方便地观看电视,业界正在专用的便携式设备、PDA甚至是手机中集成小型的电视接收机。这些小型设备能够接收像DVB-T、DVB-H及其他制式的数字地面广播信号
本文所设计的运算放大器具有2V的电源电压,150mW的功耗和75°的相位裕度,在整个共模范围内,输入级的跨导基本保持恒定,提高了运放的性能指数。且结构简单,特别适合作为VLSI的库单元。
一种新结构的低功耗乘法器的设计,张勇慧,黄建明,在本文中提出一种新的乘法器的架构以实现其低功耗设计,从架构级,把乘法电路分成更小的乘法器群组,减小电路的切换活动,进而实
随着多媒体技术的蓬勃发展,视频编解码技术得到了长足的进步,人们先后制定了多个数字图像视频编解码标准。其中JPEG仍然是目前最流行的静止图像压缩格式,在手持设备和网络中有广泛的应用。JPEG(Joint
IBIS(Input/Output Buffer Information Specification)模型是一种基于V/I 曲线的对I/O BUFFER 快速准 确建模的方法,是反映芯片驱动和接收电气
1 引言 数据采集通常有两种解释:一种是指盘点机、掌上电脑等终端电脑设备;另外一种是指网络数据采集用的软件。数据采集系统包括了:可视化的报表定义、审核关系的定义、报表的审批和发布、数据填报、数据预
摘 要:为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列) 实现的FIFO(先入先出
同步BUCK芯片在轻载模式下会产生因电感电流倒灌而产生的额外功耗。针对这一问题,设计了一款过零检测电路。该电路采用两个不同电压门限采集技术,并对门限进行温度补偿,有效限制了电感电流的倒灌;同时设计了边
O 引言 加法运算是算术运算中最基本的运算,都是二进制的加法,就算是减法、乘法、除法等等都是转化为加法,都是基于二进制的换算算法的 对于全加器结构的研究,国内外有许多相关报道,大多数研究致力于
文中基于ARM处理器,设计出了具有低功耗的语音去噪系统。用C语言编程将谱减算法成功移植到 ARM平台上,并且效果较好。谱减算法在语音去噪应用中非常成 熟,因此本文着重介绍了该系统的硬件设计,与传统的基