随着仪表放大器价格的逐步下滑,它们可以为传统上采用运算放大器的应用提供更高的性能。图1中的运放加法器有一些缺点。首先,输入端为中低输入阻抗,这是由每个信号的输入电阻所决定的。当驱动信号源阻抗较大,或需要设计低阻驱动源时,这种结构会产生增益误差。另外,电路也没有共模抑制能力,因此输入端必须是单端的。最大增益的通道限制了整个系统的性能。一个通道的较高增益会产生较低带宽、较大失真,并增加系统所有通道上的噪声。为限制这些作用,即使低性能的加法器也需要高性能、大带宽的运放。 图1,一种采用单运放的典型加法器结构。 这款运放加法器的噪声增益为1+10,000/(10||10,000)。